时钟系统中包括差分时钟和单端时钟,差分时钟主要是由差分钟振输出或者由单端钟振与时钟发生器共同产生,差分时钟对于高速信号来说至关重要,如果设计不好会直接影响系统稳定性,导致系统丢包等问题,此交换机系统是FPGA输出的千兆以太网,需要对FPGA系统输入一路125MHz差分晶振输出时钟,支持LVDS电平,3.3V电压。
根据上述对比,AKER安暮晶振非常适用在工业应用中,AKER差分进口晶振具有可靠性高,采用单端钟振加时钟发生器方案电路复杂,成本增加,综上选取AKER晶振的差分时钟SMDN-751,AKER差分时钟电路相对简单,只需要对VDD进行供电,增加10uf,0.1uF的滤波电容即可,3.3V通过磁珠隔离,输出125M差分时钟只需要串接0.1uF的电容,即可送入FPGA中。
AKER晶振能够满足FPGA输出的千兆以太网通信不丢包,高低温能够满足设计要求,SMDN-751差分晶振具有较好的高低温适应能力,振荡启动时间最大仅3ms,响应很快,相位抖动最大仅0.6ps,相位噪声很低,有较好的频率输出的稳定性,年老化率较低,表明产品的环境稳定性高,可靠性好,能够长期保持高精度输出。